教學進度

課程資訊

課程名稱基礎積體電路佈局
部別學制系科日間部,五專,電子工程科
學分時數選修,學分 2.0,時數 3.0,實習時數 2
分類分類代號 D,分類名稱:校訂選修

100/1 學期,於「子五A」教學之基本資訊

代號與教師開課代號:DEC1096A905,任課教師:高政平
相關網址
評分準則平時成績 30%,期中考評 30%,期末考評 % (僅做參考)
系統備註「授課進度」... 等,教師已確認

100/1 學期,於「子五A」教學之預定進度

週次
起訖日
校務摘要 課程進度

1000904
1000910
5日開學,上午註冊第三節正式上課
5日開學,進修部註冊第二節正式上課
宣導尊重智慧財產權,不使用影印本教科書。 課程簡介

1000911
1000917
15日期初教務會議
12日中秋節放假
1.導體,絕緣體,半導體 2. PN材料及電性 3.高低濃度PN材料

1000918
1000924
1. Enhanced NMOS及PMOS結構及電氣特性

1000925
1001001
28日教師節 1. NMOS製程VS光罩 2. CMOS製程VS光罩

1001002
1001008
第一次月考週 1.CMOS製程VS光罩

1001009
1001015
10日國慶日 1. Latch up成因及防治 2. substrate contact及substrate 偏壓 3. Guarding

1001016
1001022
1. CMOS NOT Gate Layout 2. Design Rule閱讀

1001023
1001029
1. Design Rule閱讀

1001030
1001105
期中考週 期中考

1001106
1001112
10日期中教務會議
11日校慶
1. Design Rule閱讀
十一
1001113
1001119
1. Linux環境及介紹及使用 2. Laker Tool使用操作
十二
1001120
1001126
1. CMOS NOT Gate Layout with Laker
十三
1001127
1001203
1. DRC ERC LVS Concept 2. Calibre Tool 使用
十四
1001204
1001210
第二次月考週 1. MOS Source Drain 共用 2. NOT NAND NOR AOI AMD OR 柱狀圖
十五
1001211
1001217
1. 電路圖 vs 柱狀圖 vs Layout圖
十六
1001218
1001224
1. NAND Gate Layout 及 post layout check
十七
1001225
1001231
1. Full custom 及 cell based layout 2 placement and routing concept
十八
1010101
1010107
期末考週 1.期末考